Proseswyr a Rheolyddion Signal Digidol TMS320VC5509AZAY – DSP, DSC Prosesydd Signal Digidol Pwynt Sefydlog 179-NFBGA -40 i 85
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | Offerynnau Texas |
Categori Cynnyrch: | Proseswyr a Rheolyddion Signal Digidol - DSP, DSC |
RoHS: | Manylion |
Cynnyrch: | DSPs |
Cyfres: | TMS320VC5509A |
Arddull Mowntio: | SMD/SMT |
Pecyn/Achos: | NFBGA-179 |
Craidd: | C55x |
Nifer y Creiddiau: | 1 Craidd |
Amledd Cloc Uchaf: | 200 MHz |
Cof Cyfarwyddiadau Cache L1: | - |
Cof Data Cache L1: | - |
Maint Cof y Rhaglen: | 64 kB |
Maint RAM Data: | 256 kB |
Foltedd Cyflenwad Gweithredu: | 1.6 V |
Tymheredd Gweithredu Isafswm: | - 40 gradd Celsius |
Tymheredd Gweithredu Uchaf: | + 85°C |
Pecynnu: | hambwrdd |
Brand: | Offerynnau Texas |
Math o Gyfarwyddyd: | Pwynt Sefydlog |
Math o Ryngwyneb: | I2C |
Lleithder Sensitif: | Ie |
Math o Gynnyrch: | DSP - Proseswyr a Rheolyddion Signal Digidol |
Nifer y Pecyn Ffatri: | 160 |
Is-gategori: | Proseswyr a Rheolyddion Mewnosodedig |
Foltedd Cyflenwad - Uchafswm: | 1.65 V |
Foltedd Cyflenwad - Isafswm: | 1.55 V |
Amseryddion Gwarchod: | Amserydd Gwarchodwr |
♠ Prosesydd Signal Digidol Pwynt Sefydlog TMS320VC5509A
Mae prosesydd signal digidol pwynt sefydlog (DSP) TMS320VC5509A wedi'i seilio ar graidd prosesydd CPU cenhedlaeth DSP TMS320C55x. Mae pensaernïaeth DSP C55x™ yn cyflawni perfformiad uchel a phŵer isel trwy gyfochrogrwydd cynyddol a ffocws llwyr ar leihau afradu pŵer. Mae'r CPU yn cefnogi strwythur bws mewnol sy'n cynnwys un bws rhaglen, tri bws darllen data, dau fws ysgrifennu data, a bysiau ychwanegol sy'n ymroddedig i weithgaredd ymylol a DMA. Mae'r bysiau hyn yn darparu'r gallu i berfformio hyd at dri darlleniad data a dau ysgrifeniad data mewn un cylch. Yn gyfochrog, gall y rheolydd DMA berfformio hyd at ddau drosglwyddiad data fesul cylch yn annibynnol ar weithgaredd y CPU.
Mae'r CPU C55x yn darparu dwy uned lluosi-cronni (MAC), pob un yn gallu lluosi 17-bit x 17-bit mewn un cylch. Cefnogir uned rhifyddeg/rhesymeg (ALU) 40-bit ganolog gan ALU 16-bit ychwanegol. Mae defnydd yr ALUs o dan reolaeth set gyfarwyddiadau, gan ddarparu'r gallu i optimeiddio gweithgaredd cyfochrog a defnydd pŵer. Rheolir yr adnoddau hyn yn yr Uned Gyfeiriad (AU) a'r Uned Ddata (DU) o'r CPU C55x.
Mae cenhedlaeth DSP y C55x yn cefnogi set gyfarwyddiadau lled beit amrywiol ar gyfer dwysedd cod gwell. Mae'r Uned Gyfarwyddiadau (IU) yn perfformio nôl rhaglenni 32-bit o gof mewnol neu allanol ac yn ciwio cyfarwyddiadau ar gyfer yr Uned Raglen (PU). Mae'r Uned Raglen yn dadgodio'r cyfarwyddiadau, yn cyfeirio tasgau at adnoddau AU a DU, ac yn rheoli'r biblinell sydd wedi'i diogelu'n llawn. Mae gallu canghennu rhagfynegol yn osgoi fflysio piblinellau wrth weithredu cyfarwyddiadau amodol.
Mae'r swyddogaethau mewnbwn ac allbwn cyffredinol a'r A/D 10-bit yn darparu digon o binnau ar gyfer statws, ymyriadau, ac I/O bit ar gyfer LCDs, bysellfyrddau, a rhyngwynebau cyfryngau. Mae'r rhyngwyneb paralel yn gweithredu mewn dau ddull, naill ai fel caethwas i ficroreolydd gan ddefnyddio'r porthladd HPI neu fel rhyngwyneb cyfryngau paralel gan ddefnyddio'r EMIF anghydamserol. Cefnogir cyfryngau cyfresol trwy ddau berifferol Cerdyn Amlgyfrwng/Digidol Diogel (MMC/SD) a thri McBSP.
Mae set ymylol 5509A yn cynnwys rhyngwyneb cof allanol (EMIF) sy'n darparu mynediad di-glud i atgofion anghydamserol fel EPROM ac SRAM, yn ogystal â chofion dwysedd uchel a chyflym fel DRAM cydamserol. Mae ymylolion ychwanegol yn cynnwys Bws Cyfresol Cyffredinol (USB), cloc amser real, amserydd gwylio, rhyngwyneb aml-feistr a chaethwas I2C. Mae tri phorthladd cyfresol byfferog amlsianel llawn-ddwplecs (McBSPs) yn darparu rhyngwyneb di-glud i amrywiaeth o ddyfeisiau cyfresol safonol y diwydiant, a chyfathrebu amlsianel gyda hyd at 128 o sianeli wedi'u galluogi ar wahân. Mae'r rhyngwyneb porthladd gwesteiwr gwell (HPI) yn rhyngwyneb paralel 16-bit a ddefnyddir i ddarparu mynediad prosesydd gwesteiwr i 32K beit o gof mewnol ar y 5509A. Gellir ffurfweddu'r HPI naill ai mewn modd amlblecs neu an-amlblecs i ddarparu rhyngwyneb di-glud i amrywiaeth eang o broseswyr gwesteiwr. Mae'r rheolydd DMA yn darparu symudiad data ar gyfer chwe chyd-destun sianel annibynnol heb ymyrraeth CPU, gan ddarparu trwybwn DMA o hyd at ddau air 16-bit y cylch. Mae dau amserydd pwrpasol, hyd at wyth pin Mewnbwn/Allbwn pwrpasol (GPIO), a chynhyrchu cloc dolen gloi cyfnod digidol (DPLL) hefyd wedi'u cynnwys.
Mae'r 5509A yn cael ei gefnogi gan eXpressDSP™ arobryn y diwydiant, Amgylchedd Datblygu Integredig (IDE) Code Composer Studio™, DSP/BIOS™, safon algorithm Texas Instruments, a rhwydwaith trydydd parti mwyaf y diwydiant. Mae'r Code Composer Studio IDE yn cynnwys offer cynhyrchu cod gan gynnwys C Compiler a Visual Linker, efelychydd, RTDX™, gyrwyr dyfeisiau efelychu XDS510™, a modiwlau gwerthuso. Mae'r 5509A hefyd yn cael ei gefnogi gan Lyfrgell DSP C55x sy'n cynnwys mwy na 50 o gnewyllynnau meddalwedd sylfaenol (hidlwyr FIR, hidlwyr IIR, FFTs, ac amrywiol swyddogaethau mathemateg) yn ogystal â llyfrgelloedd cefnogi sglodion a bwrdd.
Crëwyd craidd DSP TMS320C55x gyda phensaernïaeth agored sy'n caniatáu ychwanegu caledwedd penodol i gymwysiadau i hybu perfformiad ar algorithmau penodol. Mae'r estyniadau caledwedd ar y 5509A yn taro'r cydbwysedd perffaith rhwng perfformiad swyddogaeth sefydlog a hyblygrwydd rhaglenadwy, gan gyflawni defnydd pŵer isel, a chost sydd wedi bod yn anodd ei chael yn draddodiadol yn y farchnad proseswyr fideo. Mae'r estyniadau'n caniatáu i'r 5509A ddarparu perfformiad codec fideo eithriadol gyda mwy na hanner ei led band ar gael ar gyfer cyflawni swyddogaethau ychwanegol fel trosi gofod lliw, gweithrediadau rhyngwyneb defnyddiwr, diogelwch, TCP/IP, adnabod llais, a throsi testun-i-leferydd. O ganlyniad, gall un DSP 5509A bweru'r rhan fwyaf o gymwysiadau fideo digidol cludadwy gyda digon o le prosesu. Am ragor o wybodaeth, gweler y Cyfeirnod Rhaglennwr ar gyfer Estyniadau Caledwedd TMS320C55x ar gyfer Cymwysiadau Delwedd/Fideo (rhif llenyddiaeth SPRU098). Am ragor o wybodaeth am ddefnyddio Llyfrgell Prosesu Delweddau DSP, gweler Cyfeirnod Rhaglennwr Llyfrgell Prosesu Delweddau/Fideo TMS320C55x (rhif llenyddiaeth SPRU037).
• Prosesydd Signal Digidol TMS320C55x™ Perfformiad Uchel, Pŵer Isel, Pwynt Sefydlog
− 9.26-, 6.95-, 5-ns Amser Cylch Cyfarwyddiadau
− Cyfradd Cloc 108-, 144-, 200-MHz
− Un/Dau Gyfarwyddyd(au) a Weithredir fesul Cylchred
− Lluosyddion Deuol [Hyd at 400 Miliwn o Groniadau Lluosi yr Eiliad (MMACS)]
− Dau Uned Rhifyddeg/Rhesymeg (ALUs)
− Tri Bws Darllen Data/Operand Mewnol a Dau Fws Ysgrifennu Data/Operand Mewnol
• RAM Sglodion 128K x 16-Bit, Wedi'i gynnwys o:
− 64K Beit o RAM Mynediad Deuol (DARAM) 8 Bloc o 4K × 16-Bit
− 192K Beit o RAM Mynediad Sengl (SARAM) 24 Bloc o 4K × 16-Bit
• 64K Beit o ROM Ar-Sglodyn Un-Cyflwr-Arhosiad (32K × 16-Bit)
• 8M × 16-Bit Uchafswm Gofod Cof Allanol Cyfeiriadwy (DRAM Cydamserol)
• Cof Bws Cyfochrog Allanol 16-Did yn Cefnogi Naill ai:
− Rhyngwyneb Cof Allanol (EMIF) Gyda Galluoedd GPIO a Rhyngwyneb Di-glud i:
− RAM Statig Anghydamserol (SRAM)
− EPROM anghydamserol
− DRAM Cydamserol (SDRAM)
− Rhyngwyneb Porthladd Gwesteiwr Gwell Cyfochrog 16-Did (EHPI) Gyda Galluoedd GPIO
• Rheolaeth Pŵer Isel Rhaglenadwy o Chwe Pharth Swyddogaethol Dyfais
• Rhesymeg Efelychu Seiliedig ar Sgan ar Sglodion
• Perifferolion Ar-Sglodyn
− Dau Amserydd 20-Did
− Amserydd Gwarchodwr
− Rheolydd Mynediad Cof Uniongyrchol Chwe Sianel (DMA)
− Tri Phorthladd Cyfresol yn Cefnogi Cyfuniad o:
− Hyd at 3 Phorthladd Cyfresol Byfferog Amlsianel (McBSPs)
− Hyd at 2 Rhyngwyneb Cerdyn Amlgyfrwng/Digidol Diogel
− Generadur Cloc Dolen Clo-Gyfnod Rhaglenadwy
− Saith (LQFP) neu Wyth (BGA) Pin Mewnbwn/Allbwn Cyffredinol (GPIO) a Phin Allbwn Cyffredinol (XF)
− Porthladd Caethweision USB Cyflymder Llawn (12 Mbps) yn Cefnogi Trosglwyddiadau Swmp, Torri ar draws ac Isochronaidd
− Rhyngwyneb Aml-Feistr a Chaethwas Cylchdaith Rhyng-Integredig (I2C)
−Cloc Amser Real (RTC) Gyda Mewnbwn Grisial, Parth Cloc Ar Wahân, Cyflenwad Pŵer Ar Wahân
− Brasamcanu/D Brasamcanu Olynol 10-Did 4-Sianel (BGA) neu 2-Sianel (LQFP)
• Rhesymeg Sganio Ffin IEEE Safon 1149.1† (JTAG)
• Pecynnau:
− Pecyn Gwastad Pedwar Proffil Isel 144-Terfynell (LQFP) (Ôl-ddodiad PGE)
− MicroStar BGA™ Terfynell 179 (Arae Grid Pêl) (Ôl-ddodiad GHH)
− MicroStar BGA™ Di-blwm 179-Terfynell (Arae Grid Pêl) (Ôl-ddodiad ZHH)
• Craidd 1.2-V (108 MHz), 2.7-V – 3.6-VI/Os
• 1.35-V Craidd (144 MHz), 2.7-V – 3.6-VI/Os
• 1.6-V Craidd (200 MHz), 2.7-V – 3.6-VI/Os
• System hybrid, trydan a threnau pŵer (EV/HEV)
– System rheoli batri (BMS)
– Gwefrydd ar y bwrdd
– Gwrthdroydd tyniad
– Trawsnewidydd DC/DC
– Cychwynnwr/generadur