Microreolyddion 32-bit SPC5644AF0MLU2 – MCU 32BIT3MB Flsh192KRAM
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | NXP |
Categori Cynnyrch: | Microreolyddion 32-bit - MCU |
RoHS: | Manylion |
Cyfres: | MPC5644A |
Arddull Mowntio: | SMD/SMT |
Craidd: | e200z4 |
Maint Cof y Rhaglen: | 4 MB |
Maint RAM Data: | 192 kB |
Lled y Bws Data: | 32 bit |
Amledd Cloc Uchaf: | 120 MHz |
Tymheredd Gweithredu Isafswm: | - 40 gradd Celsius |
Tymheredd Gweithredu Uchaf: | + 125°C |
Cymhwyster: | AEC-Q100 |
Pecynnu: | hambwrdd |
Brand: | Lled-ddargludyddion NXP |
Lleithder Sensitif: | Ie |
Cyfres Prosesydd: | MPC5644A |
Math o Gynnyrch: | Microreolyddion 32-bit - MCU |
Nifer y Pecyn Ffatri: | 200 |
Is-gategori: | Microreolyddion - MCU |
Rhan # Enwau Ffug: | 935321662557 |
Pwysau'r Uned: | 1.868 g |
♠ Microreolyddion 32-bit - MCU
Mae craidd prosesydd gwesteiwr e200z4 y microreolydd wedi'i adeiladu ar dechnoleg Power Architecture® ac wedi'i gynllunio'n benodol ar gyfer cymwysiadau mewnosodedig. Yn ogystal â'r dechnoleg Power Architecture, mae'r craidd hwn yn cefnogi cyfarwyddiadau ar gyfer prosesu signalau digidol (DSP). Mae gan yr MPC5644A ddwy lefel o hierarchaeth cof sy'n cynnwys 8 KB o storfa gyfarwyddiadau, wedi'i gefnogi gan 192 KB o SRAM ar y sglodion a 4 MB o gof fflach mewnol.
Mae'r MPC5644A yn cynnwys rhyngwyneb bws allanol, a hefyd bws calibradu sydd ond ar gael wrth ddefnyddio System Calibradu Fertigol Freescale. Mae'r ddogfen hon yn disgrifio nodweddion yr MPC5644A ac yn tynnu sylw at nodweddion trydanol a ffisegol pwysig y ddyfais.
• Craidd Pensaernïaeth Pŵer e200z4 150 MHz
— Amgodio cyfarwyddiadau hyd amrywiol (VLE)
— Pensaernïaeth uwchsgalar gyda 2 uned weithredu
— Hyd at 2 gyfarwyddyd cyfanrif neu bwynt arnofiol fesul cylchred
— Hyd at 4 gweithrediad lluosi a chronni fesul cylchred
• Trefniadaeth cof
— cof fflach ar-sglodion 4 MB gydag ECC a Darllen Wrth Ysgrifennu (RWW)
— 192 KB o SRAM ar-sglodion gyda swyddogaeth wrth gefn (32 KB) ac ECC
— storfa gyfarwyddiadau 8 KB (gyda chloi llinell), y gellir ei ffurfweddu fel 2- neu 4-ffordd
— 14 + 3 KB o god a data eTPU RAM
— 5 ✖ 4 switsh trawsbar (XBAR)
— MMU 24 mynediad
— Rhyngwyneb Bws Allanol (EBI) gyda phorthladd caethwas a phorthladd meistr
• Amddiffyniad Diogelwch Methiannau
— Uned Diogelu Cof (MPU) 16 cofnod
— Uned CRC gyda 3 is-fodiwl
— Synhwyrydd tymheredd cyffordd
• Toriadau
— Rheolydd ymyrraeth ffurfweddadwy (gyda NMI)
— DMA 64-sianel
• Sianeli cyfresol
— 3 ✖ eSCI
— 3 ✖ DSPI (2 ohonynt yn cefnogi Ail Sianel Micro i lawr yr afon [MSC])
— 3 ✖ FlexCAN gyda 64 neges yr un
— 1 ✖ modiwl FlexRay (V2.1) hyd at 10 Mbit/s gyda sianel ddeuol neu sengl a 128 o wrthrychau neges ac ECC
• 1 ✖ eMIOS: 24 sianel unedig
• 1 ✖ eTPU2 (ail genhedlaeth eTPU)
— 32 sianel safonol
— 1 ✖ modiwl adwaith (6 sianel gyda thri allbwn fesul sianel)
• 2 drawsnewidydd analog-i-ddigidol wedi'u ciwio wedi'u gwella (eQADCs)
— Deugain o sianeli mewnbwn 12-bit (wedi'u hamlblecsu ar 2 ADC); gellir eu hehangu i 56 sianel gydag amlblecswyr allanol
— 6 ciw gorchymyn
— Cymorth sbardun a DMA
— amser trosi lleiafswm o 688 ns
• Llwythwr Bootstrap CAN/SCI/FlexRay ar-sglodion gyda Modiwl Cymorth Boot (BAM)
• Nexus
— Dosbarth 3+ ar gyfer craidd yr e200z4
— Dosbarth 1 ar gyfer yr eTPU
• JTAG (5-pin)
• Semaffor Sbardun Datblygu (DTS)
— Cofrestr semafforau (32-bit) a chofrestr adnabod
— Wedi'i ddefnyddio fel rhan o brotocol caffael data wedi'i sbarduno
— Defnyddir pin EVTO i gyfathrebu â'r offeryn allanol
• Cynhyrchu cloc
— Prif osgiliadur 4–40 MHz ar y sglodion
— FMPLL ar sglodion (dolen gloi cyfnod wedi'i modiwleiddio ag amledd)
• Hyd at 120 o linellau Mewnbwn/Allbwn pwrpas cyffredinol
— Gellir ei raglennu'n unigol fel mewnbwn, allbwn neu swyddogaeth arbennig
— Trothwy rhaglenadwy (hysteresis)
• Modd lleihau pŵer: moddau araf, stopio a wrth gefn
• Cynllun cyflenwi hyblyg
— Cyflenwad sengl 5 V gyda balast allanol
— Cyflenwad allanol lluosog: 5 V, 3.3 V ac 1.2 V
• Pecynnau
— 176 LQFP
— 208 MAPBGA
— 324 TEPBGA
CSP 496-pin (offeryn calibradu yn unig)