Microreolyddion 32-bit SPC5634MF2MLQ80 – MCU NXP MCU 32-bit, craidd Power Arch, Fflach 1.5MB, 80MHz, -40/+125graddC, Gradd Modurol, QFP 144
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | NXP |
Categori Cynnyrch: | Microreolyddion 32-bit - MCU |
RoHS: | Manylion |
Cyfres: | MPC5634M |
Arddull Mowntio: | SMD/SMT |
Pecyn/Achos: | LQFP-144 |
Craidd: | e200z3 |
Maint Cof y Rhaglen: | 1.5 MB |
Maint RAM Data: | 94 kB |
Lled y Bws Data: | 32 bit |
Datrysiad ADC: | 2 x 8 bit/10 bit/12 bit |
Amledd Cloc Uchaf: | 80 MHz |
Nifer yr Mewnbwn/Os: | 80 Mewnbwn/Allbwn |
Foltedd Cyflenwad - Isafswm: | 1.14 V |
Foltedd Cyflenwad - Uchafswm: | 1.32 V |
Tymheredd Gweithredu Isafswm: | - 40 gradd Celsius |
Tymheredd Gweithredu Uchaf: | + 150°C |
Cymhwyster: | AEC-Q100 |
Pecynnu: | hambwrdd |
Foltedd Cyflenwad Analog: | 5.25 V |
Brand: | Lled-ddargludyddion NXP |
Math o RAM Data: | SRAM |
Foltedd Mewnbwn/Allbwn: | 5.25 V |
Lleithder Sensitif: | Ie |
Cynnyrch: | MCU |
Math o Gynnyrch: | Microreolyddion 32-bit - MCU |
Math o Gof Rhaglen: | Fflach |
Nifer y Pecyn Ffatri: | 60 |
Is-gategori: | Microreolyddion - MCU |
Amseryddion Gwarchod: | Amserydd Gwarchodwr |
Rhan # Enwau Ffug: | 935311091557 |
Pwysau'r Uned: | 1.319 g |
♠ Microreolyddion 32-bit - MCU
Mae'r microreolyddion modurol 32-bit hyn yn deulu o ddyfeisiau system-ar-sglodion (SoC) sy'n cynnwys holl nodweddion y teulu MPC5500 a llawer o nodweddion newydd ynghyd â thechnoleg CMOS 90 nm perfformiad uchel i ddarparu gostyngiad sylweddol mewn cost fesul nodwedd a gwelliant perfformiad sylweddol. Mae craidd prosesydd gwesteiwr uwch a chost-effeithlon y teulu rheolyddion modurol hwn wedi'i adeiladu ar dechnoleg Power Architecture®. Mae'r teulu hwn yn cynnwys gwelliannau sy'n gwella addasrwydd y bensaernïaeth mewn cymwysiadau mewnosodedig, yn cynnwys cefnogaeth gyfarwyddiadau ychwanegol ar gyfer prosesu signalau digidol (DSP), yn integreiddio technolegau—megis uned brosesydd amser well, trawsnewidydd analog-i-ddigidol ciw gwell, Rhwydwaith Ardal Rheolydd, a system mewnbwn-allbwn modiwlaidd well—sy'n bwysig ar gyfer cymwysiadau trên pŵer pen is heddiw. Mae'r teulu dyfeisiau hwn yn estyniad cwbl gydnaws i deulu MPC5500 Freescale. Mae gan y ddyfais un lefel o hierarchaeth cof sy'n cynnwys hyd at 94 KB o SRAM ar-sglodion a hyd at 1.5 MB o gof fflach mewnol. Mae gan y ddyfais hefyd ryngwyneb bws allanol (EBI) ar gyfer 'calibradu'. Mae'r rhyngwyneb bws allanol hwn wedi'i gynllunio i gefnogi'r rhan fwyaf o'r cofion safonol a ddefnyddir gyda'r teuluoedd MPC5xx a MPC55xx.
• Paramedrau Gweithredu
— Gweithrediad cwbl statig, 0 MHz– 80 MHz (ynghyd â modiwleiddio amledd 2% – 82 MHz)
— –40 ℃ i 150 ℃ ystod gweithredu tymheredd cyffordd
— Dyluniad pŵer isel
– Llai na 400 mW o wasgariad pŵer (enwol)
– Wedi'i gynllunio ar gyfer rheoli pŵer deinamig y craidd a'r dyfeisiau ymylol
– Gatio cloc dan reolaeth meddalwedd ar gyfer perifferolion
– Modd stopio pŵer isel, gyda phob cloc wedi'i stopio
— Wedi'i gynhyrchu mewn proses 90 nm
— rhesymeg fewnol 1.2 V
— Cyflenwad pŵer sengl gyda 5.0 V -10%/+5% (4.5 V i 5.25 V) gyda rheolydd mewnol i ddarparu 3.3 V ac 1.2 V ar gyfer y craidd
— Pinnau mewnbwn ac allbwn gydag ystod 5.0 V -10%/+5% (4.5 V i 5.25 V)
– Lefelau switsh CMOS VDDE 35%/65% (gyda hysteresis)
– Hysteresis dewisadwy
– Rheoli cyfradd slew dewisadwy
— Pinnau Nexus wedi'u pweru gan gyflenwad 3.3 V
— Wedi'i gynllunio gyda thechnegau lleihau EMI
– Dolen gloi cyfnod
– Modwleiddio amledd amledd cloc y system
– Capasiti osgoi ar y sglodion
– Cyfradd slew a chryfder gyrru dewisadwy
• Prosesydd craidd e200z335 perfformiad uchel
— model rhaglennwr Llyfr E Pensaernïaeth Pŵer 32-bit
— Gwelliannau Amgodio Hyd Amrywiol
– Yn caniatáu i set gyfarwyddiadau Power Architecture gael ei hamgodio’n ddewisol mewn cyfarwyddiadau cymysg o 16 a 32-bit
– Yn arwain at faint cod llai
— Rhifyn sengl, CPU sy'n cydymffurfio â thechnoleg Pensaernïaeth Pŵer 32-bit
— Gweithredu ac ymddeol mewn trefn
— Trin eithriadau manwl gywir
— Uned brosesu cangen
– Ychwanegwr cyfrifo cyfeiriad cangen pwrpasol
– Cyflymiad cangen gan ddefnyddio Byffer Cyfarwyddiadau Cangen Edrych Ymlaen
— Uned llwytho/storio
– Oedi llwyth un cylch
– Wedi'i biblinellu'n llawn
– Cefnogaeth i’r Endian Mawr a’r Endian Bach
– Cymorth mynediad wedi'i gamlinio
– Dim swigod piblinell llwytho-i-ddefnyddio
— Tri deg dau o gofrestrau pwrpas cyffredinol 64-bit (GPRs)
— Uned rheoli cof (MMU) gyda byffer edrych o'r neilltu cyfieithu cwbl gysylltiol (TLB) 16 cofnod
— Bws cyfarwyddiadau ar wahân a bws llwytho/storio
— Cefnogaeth ymyrraeth fectoraidd
— Oedi ymyrraeth < 120 ns @ 80 MHz (wedi'i fesur o'r cais ymyrraeth i weithredu'r cyfarwyddyd cyntaf o'r trinwr eithriad ymyrraeth)