Microreolyddion 32-bit SPC5605BK0VLL6 – MCU BOLERO GWIFREN Cu 1M
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | NXP |
Categori Cynnyrch: | Microreolyddion 32-bit - MCU |
RoHS: | Manylion |
Cyfres: | MPC5605B |
Arddull Mowntio: | SMD/SMT |
Pecyn / Achos: | LQFP-100 |
Craidd: | e200z0 |
Maint Cof y Rhaglen: | 768 kB |
Maint RAM Data: | 64 kB |
Lled y Bws Data: | 32 bit |
Datrysiad ADC: | 10 bit, 12 bit |
Amledd Cloc Uchaf: | 64 MHz |
Nifer yr Mewnbwn/Os: | 77 Mewnbwn/Allbwn |
Foltedd Cyflenwad - Isafswm: | 3 V |
Foltedd Cyflenwad - Uchafswm: | 5.5 V |
Tymheredd Gweithredu Isafswm: | - 40 gradd Celsius |
Tymheredd Gweithredu Uchaf: | + 105°C |
Cymhwyster: | AEC-Q100 |
Pecynnu: | hambwrdd |
Brand: | Lled-ddargludyddion NXP |
Math o RAM Data: | SRAM |
Math o Ryngwyneb: | CAN, I2C, LIN, SPI |
Lleithder Sensitif: | Ie |
Cyfres Prosesydd: | MPC560xB |
Cynnyrch: | MCU |
Math o Gynnyrch: | Microreolyddion 32-bit - MCU |
Math o Gof Rhaglen: | Fflach |
Nifer y Pecyn Ffatri: | 90 |
Is-gategori: | Microreolyddion - MCU |
Amseryddion Gwarchod: | Amserydd Gwarchodwr |
Rhan # Enwau Ffug: | 935325828557 |
Pwysau'r Uned: | 0.024170 owns |
♠Taflen Ddata Microreolydd MPC5607B
Y teulu hwn o ficroreolyddion system-ar-sglodion (SoC) 32-bit yw'r cyflawniad diweddaraf mewn rheolyddion cymwysiadau modurol integredig. Mae'n perthyn i deulu sy'n ehangu o gynhyrchion sy'n canolbwyntio ar y diwydiant modurol a gynlluniwyd i fynd i'r afael â'r don nesaf o gymwysiadau electroneg corff o fewn y cerbyd.
Mae craidd prosesydd gwesteiwr e200z0h uwch a chost-effeithlon y teulu rheolyddion modurol hwn yn cydymffurfio â thechnoleg Power Architecture ac yn gweithredu'r VLE (amgodio hyd amrywiol) APU (Uned Prosesydd Cynorthwyol) yn unig, gan ddarparu dwysedd cod gwell. Mae'n gweithredu ar gyflymderau hyd at 64 MHz ac yn cynnig prosesu perfformiad uchel wedi'i optimeiddio ar gyfer defnydd pŵer isel. Mae'n manteisio ar y seilwaith datblygu sydd ar gael ar gyfer dyfeisiau Power Architecture cyfredol ac fe'i cefnogir gan yrwyr meddalwedd, systemau gweithredu a chod ffurfweddu i gynorthwyo gweithrediadau defnyddwyr.
• Rhifyn sengl, cymhleth craidd CPU 32-bit (e200z0h)
— Yn cydymffurfio â chategori technoleg fewnosodedig Power Architecture®
— Set gyfarwyddiadau gwell sy'n caniatáu amgodio hyd amrywiol (VLE) ar gyfer lleihau ôl troed maint cod. Gyda'r amgodio dewisol o gyfarwyddiadau cymysg 16-bit a 32-bit, mae'n bosibl cyflawni gostyngiad sylweddol mewn ôl troed maint cod.
•Cefnogir hyd at 1.5 MB o gof fflach cod ar y sglodion gyda'r rheolydd cof fflach
• Cof fflach data ar-sglodion 64 (4 × 16) KB gydag ECC
• Hyd at 96 KB o SRAM ar y sglodion
• Uned amddiffyn cof (MPU) gydag 8 disgrifiwr rhanbarth a manylder rhanbarth 32-beit ar rai aelodau o'r teulu (Cyfeiriwch at Dabl 1 am fanylion.)
• Rheolydd ymyrraeth (INTC) sy'n gallu trin 204 o ffynonellau ymyrraeth blaenoriaeth-ddewisadwy
• Dolen gloi cyfnod wedi'i modiwleiddio amledd (FMPLL)
• Pensaernïaeth switsh trawsbar ar gyfer mynediad cydamserol i berifferolion, Flash, neu RAM o feistri bws lluosog
• Rheolydd eDMA 16-sianel gyda nifer o ffynonellau cais trosglwyddo gan ddefnyddio amlblecsydd DMA
• Mae modiwl cymorth cychwyn (BAM) yn cefnogi rhaglennu Flash mewnol trwy gyswllt cyfresol (CAN neu SCI)
• Mae'r amserydd yn cefnogi sianeli I/O sy'n darparu ystod o swyddogaethau cipio mewnbwn 16-bit, cymharu allbwn, a modiwleiddio lled pwls (eMIOS)
• 2 drawsnewidydd analog-i-ddigidol (ADC): un 10-bit ac un 12-bit
• Uned Sbarduno Traws i alluogi cydamseru trawsnewidiadau ADC gyda digwyddiad amserydd o'r eMIOS neu'r PIT
• Hyd at 6 modiwl rhyngwyneb ymylol cyfresol (DSPI)
• Hyd at 10 modiwl rhyngwyneb cyfathrebu cyfresol (LINFlex)
• Hyd at 6 modiwl CAN llawn gwell (FlexCAN) gyda byfferau ffurfweddadwy
• 1 modiwl rhyngwyneb cylched rhyng-integredig (I2C)
• Hyd at 149 o binnau pwrpas cyffredinol ffurfweddadwy sy'n cefnogi gweithrediadau mewnbwn ac allbwn (yn dibynnu ar y pecyn)
• Cyfrifydd Amser Real (RTC)
• Ffynhonnell cloc o osgiliadur mewnol 128 kHz neu 16 MHz yn cefnogi deffro ymreolaethol gyda datrysiad 1 ms gydag uchafswm amser terfyn o 2 eiliad
• Cefnogaeth ddewisol ar gyfer RTC gyda ffynhonnell cloc o osgiliadur crisial 32 kHz allanol, gan gefnogi deffro gyda datrysiad 1 eiliad ac uchafswm amser terfyn o 1 awr
• Hyd at 8 amserydd ymyrraeth cyfnodol (PIT) gyda datrysiad cownter 32-bit
• Rhyngwyneb datblygu Nexus (NDI) yn unol ag IEEE-ISTO 5001-2003 Dosbarth Dau a Mwy
• Cefnogir profion sganio ffin dyfeisiau/byrddau yn unol â Grŵp Gweithredu Prawf ar y Cyd (JTAG) IEEE (IEEE 1149.1)
• Rheolydd foltedd ar y sglodion (VREG) ar gyfer rheoleiddio'r cyflenwad mewnbwn ar gyfer pob lefel fewnol