SPC5605BK0VLL6 Microreolyddion 32-did - MCU BOLERO 1M Cu WIRE
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | NXP |
Categori Cynnyrch: | Microreolyddion 32-did - MCU |
RoHS: | Manylion |
Cyfres: | MPC5605B |
Arddull Mowntio: | SMD/UDRh |
Pecyn / Achos: | LQFP-100 |
Craidd: | e200z0 |
Maint Cof y Rhaglen: | 768 kB |
Maint RAM Data: | 64 kB |
Lled Bws Data: | 32 did |
Cydraniad ADC: | 10 did, 12 did |
Amlder Cloc Uchaf: | 64 MHz |
Nifer yr I/O: | 77 I/O |
Foltedd Cyflenwi - Isafswm: | 3 V |
Foltedd Cyflenwi - Uchafswm: | 5.5 V |
Tymheredd Gweithredu Isaf: | - 40 C |
Tymheredd Gweithredu Uchaf: | + 105 C |
Cymhwyster: | AEC-Q100 |
Pecynnu: | Hambwrdd |
Brand: | Lled-ddargludyddion NXP |
Data RAM Math: | SRAM |
Math o ryngwyneb: | CAN, I2C, LIN, SPI |
Sensitif i Leithder: | Oes |
Cyfres Prosesydd: | MPC560xB |
Cynnyrch: | MCU |
Math o Gynnyrch: | Microreolyddion 32-did - MCU |
Math Cof Rhaglen: | Fflach |
Swm Pecyn Ffatri: | 90 |
Is-gategori: | Microreolyddion - MCU |
Amseryddion corff gwarchod: | Amserydd corff gwarchod |
Rhan # Aliasau: | 935325828557 |
Pwysau Uned: | 0.024170 owns |
♠MPC5607B Taflen Ddata Microreolydd
Y teulu hwn o ficroreolwyr system-ar-sglodyn (SoC) 32-did yw'r cyflawniad diweddaraf mewn rheolwyr cymwysiadau modurol integredig.Mae'n perthyn i deulu cynyddol o gynhyrchion sy'n canolbwyntio ar fodurol sydd wedi'u cynllunio i fynd i'r afael â'r don nesaf o gymwysiadau electroneg corff yn y cerbyd.
Mae craidd prosesydd gwesteiwr e200z0h datblygedig a chost-effeithiol y teulu rheolydd modurol hwn yn cydymffurfio â'r dechnoleg Pensaernïaeth Pŵer ac yn gweithredu'r ADRh (amgodio hyd amrywiol) APU (Uned Prosesydd Ategol) yn unig, gan ddarparu dwysedd cod gwell.Mae'n gweithredu ar gyflymder o hyd at 64 MHz ac yn cynnig prosesu perfformiad uchel wedi'i optimeiddio ar gyfer defnydd pŵer isel.Mae'n manteisio ar y seilwaith datblygu sydd ar gael ar gyfer dyfeisiau Pensaernïaeth Pŵer cyfredol ac fe'i cefnogir gan yrwyr meddalwedd, systemau gweithredu a chod ffurfweddu i gynorthwyo gyda gweithrediadau defnyddwyr.
• Mater sengl, cymhleth craidd CPU 32-did (e200z0h)
— Yn cydymffurfio â'r categori mewnosod technoleg Power Architecture®
— Set gyfarwyddiadau uwch sy'n caniatáu amgodio hyd amrywiol (VLE) ar gyfer lleihau ôl troed maint cod.Gydag amgodio dewisol cyfarwyddiadau cymysg 16-did a 32-did, mae'n bosibl cyflawni gostyngiad sylweddol yn ôl troed maint cod.
•Hyd at 1.5 MB cof fflach cod ar-sglodyn a gefnogir gan y rheolydd cof fflach
• 64 (4 × 16) KB cof fflach data ar-sglodion gyda ECC
• Hyd at 96 KB SRAM ar sglodion
• Uned diogelu cof (MPU) gydag 8 disgrifydd rhanbarth a ronynnedd rhanbarth 32-beit ar rai aelodau o'r teulu (Cyfeiriwch at Dabl 1 am fanylion.)
• Rheolydd ymyrraeth (INTC) sy'n gallu trin 204 o ffynonellau ymyrraeth â blaenoriaeth y gellir eu dethol
• Dolen clo cyfnod wedi'i modiwleiddio amledd (FMPLL)
• Pensaernïaeth switsh trawsbar ar gyfer mynediad cydamserol i berifferolion, Flash, neu RAM gan feistri bysiau lluosog
• Rheolydd eDMA 16-sianel gyda ffynonellau cais trosglwyddo lluosog gan ddefnyddio amlblecsydd DMA
• Modiwl cymorth Boot (BAM) yn cefnogi rhaglennu Flash mewnol trwy gyswllt cyfresol (CAN neu SCI)
• Mae'r amserydd yn cefnogi sianeli I/O sy'n darparu ystod o swyddogaethau cipio mewnbwn 16-did, cymharu allbwn, a swyddogaethau modiwleiddio lled pwls (eMIOS)
• 2 drawsnewidydd analog-i-ddigidol (ADC): un 10-did ac un 12-did
• Uned Sbardun Traws i alluogi cydamseru trawsnewidiadau ADC gyda digwyddiad amserydd o'r eMIOS neu PIT
• Hyd at 6 modiwl rhyngwyneb perifferol cyfresol (DSPI).
• Hyd at 10 modiwl rhyngwyneb cyfathrebu cyfresol (LINFlex).
• Hyd at 6 modiwl CAN (FlexCAN) llawn gwell gyda byfferau ffurfweddadwy
• 1 modiwl rhyngwyneb cylched rhyng-integredig (I2C).
• Hyd at 149 o binnau pwrpas cyffredinol y gellir eu ffurfweddu yn cefnogi gweithrediadau mewnbwn ac allbwn (yn dibynnu ar becyn)
• Cownter Amser Real (RTC)
• Ffynhonnell cloc o'r osgiliadur mewnol 128 kHz neu 16 MHz sy'n cynnal deffro ymreolaethol gyda chydraniad 1 ms gydag uchafswm terfyn amser o 2 eiliad
• Cefnogaeth ddewisol ar gyfer RTC gyda ffynhonnell cloc o osgiliadur grisial 32 kHz allanol, cefnogi deffro gyda datrysiad 1 eiliad ac uchafswm amser allan o 1 awr
• Hyd at 8 amserydd ymyrraeth cyfnodol (PIT) gyda datrysiad cownter 32-bit
• Rhyngwyneb datblygu Nexus (NDI) fesul IEEE-ISTO 5001-2003 Dosbarth Dau Plws
• Cefnogi profion sgan ffin dyfais/bwrdd fesul Grŵp Gweithredu Prawf ar y Cyd (JTAG) o IEEE (IEEE 1149.1)
• Rheoleiddiwr foltedd ar sglodion (VREG) ar gyfer rheoleiddio cyflenwad mewnbwn ar gyfer pob lefel fewnol