LCMXO2-4000HC-4TG144C Arae Gât Rhaglenadwy Maes 4320 LUTs 115 IO 3.3V 4 Spd
♠ Disgrifiad o'r Cynnyrch
Priodoledd Cynnyrch | Gwerth Priodoledd |
Gwneuthurwr: | dellt |
Categori Cynnyrch: | FPGA - Arae Gât Rhaglenadwy Maes |
RoHS: | Manylion |
Cyfres: | LCMXO2 |
Nifer o Elfennau Rhesymeg: | 4320 LE |
Nifer yr I/O: | 114 I/O |
Foltedd Cyflenwi - Isafswm: | 2.375 V |
Foltedd Cyflenwi - Uchafswm: | 3.6 V |
Tymheredd Gweithredu Isaf: | 0C |
Tymheredd Gweithredu Uchaf: | + 85 C |
Cyfradd Data: | - |
Nifer y Trosglwyddyddion: | - |
Arddull Mowntio: | SMD/UDRh |
Pecyn / Achos: | TQFP-144 |
Pecynnu: | Hambwrdd |
Brand: | dellt |
RAM wedi'i ddosbarthu: | 34 kbit |
RAM Bloc Planedig - EBR: | 92 kbit |
Amlder Gweithredu Uchaf: | 269 MHz |
Sensitif i Leithder: | Oes |
Nifer y Blociau Arae Rhesymeg - LABs: | 540 LAB |
Cyflenwad Gweithredu Cyfredol: | 8.45 mA |
Foltedd Cyflenwi Gweithredol: | 2.5 V/3.3 V |
Math o Gynnyrch: | FPGA - Arae Gât Rhaglenadwy Maes |
Swm Pecyn Ffatri: | 60 |
Is-gategori: | IC Rhesymeg Rhaglenadwy |
Cof Cyfanswm: | 222 kbit |
Enw masnach: | MachXO2 |
Pwysau Uned: | 0.046530 owns |
1. Pensaernïaeth Rhesymeg Hyblyg
Chwe dyfais gyda 256 i 6864 LUT4s a 18 i 334I/O
2. Dyfeisiau Pŵer Ultra Isel
Proses pŵer isel uwch 65 nm
Pŵer wrth gefn mor isel â 22 μW
I/O gwahaniaethol swing isel rhaglenadwy
Modd wrth gefn ac opsiynau arbed pŵer eraill
3. Cofiant Gwreiddiedig a Dosranedig
Hyd at 240 kbits sysMEM™ Bloc RAM Mewnosodedig
Hyd at 54 kbits o RAM wedi'i ddosbarthu
Rhesymeg rheoli FIFO pwrpasol
4. Cof Flash Defnyddiwr Ar-Chip
Hyd at 256 kbits o Cof Defnyddiwr Flash
100,000 o gylchredau ysgrifennu
Ar gael trwy WISHBONE, SPI, I2C a JTAGrhyngwynebau
Gellir ei ddefnyddio fel prosesydd meddal PROM neu fel Flashcof
5. Cyn-Peirianneg Ffynhonnell SynchronousI/O
Cofrestrau DDR mewn celloedd I/O
Rhesymeg gerio bwrpasol
Gerio 7:1 ar gyfer I/O Arddangos
DDR generig, DDRX2, DDRX4
Cof DDR/DDR2/LPDDR pwrpasol gyda DQScefnogaeth
6. Perfformiad Uchel, Byffer I/O Hyblyg
Mae byffer rhaglenadwy sysI/O™ yn cynnal cefnogaeth eangystod o ryngwynebau:
LVCMOS 3.3/2.5/1.8/1.5/1.2
LVTTL
PCI
LVDS, Bws-LVDS, MLVDS, RSDS, LVPECL
SSTL 25/18
HSTL 18
MIPI D-PHY Emulated
Mewnbynnau sbardun Schmitt, hyd at 0.5 V hysteresis
Mae I/O yn cefnogi socedi poeth
Terfynu gwahaniaethol ar sglodion
Modd tynnu i fyny neu dynnu i lawr rhaglenadwy
7. Clocio Hyblyg Ar-Chip
Wyth cloc cynradd
Hyd at ddau gloc ymyl ar gyfer I/O cyflymrhyngwynebau (ochrau uchaf a gwaelod yn unig)
Hyd at ddau PLL analog fesul dyfais gyda ffracsiynol-nsynthesis amledd
Ystod amledd mewnbwn eang (7 MHz i 400MHz)
8. Anwadal, Anfeidrol Ailgyflunio
Ar unwaith – pwerau i fyny mewn microseconds
Datrysiad un sglodyn, diogel
Rhaglenadwy trwy JTAG, SPI neu I2C
Yn cefnogi rhaglennu cefndirol o anweddolcof
Cist ddeuol opsiynol gyda chof SPI allanol
9. Ad-drefnu TransFR™
Diweddariad rhesymeg yn y maes tra bod y system yn gweithredu
10. Cefnogaeth Lefel System Uwch
Swyddogaethau caledu ar sglodion: SPI, I2C,amserydd/cownter
Osgiliadur ar sglodion gyda chywirdeb o 5.5%.
TraceID Unigryw ar gyfer olrhain system
Modd Rhaglenadwy Un Amser (OTP).
Cyflenwad pŵer sengl gyda gweithrediad estynedigystod
Sgan ffin Safon IEEE 1149.1
Rhaglennu yn y system sy'n cydymffurfio â IEEE 1532
11. Ystod Eang o Opsiynau Pecyn
TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA,fpBGA, opsiynau pecyn QFN
Dewisiadau pecyn ôl troed bach
Mor fach â 2.5 mm x 2.5 mm
Cefnogi mudo dwysedd
Pecynnu uwch heb halogen